Practica 4, Semana 23 al 27 de Mayo 2016 ESCUELA POLITÉCNICA NACIONAL FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA DEPARTAMENTO DE ELECTRÓNICA, TELECOMUNICACIONES Y REDES DE LA INFORMACIÓN LABORATORIO DE SISTEMAS ANALÓGICO DIGITALES MUESTREO Y RETENCION 1. Objetivos: 2. I. II. III. 3. Familiarizar al estudiante con los conceptos de muestreo y retención Indicar el significado del término precisión y resolución. Analizar los conceptos generales de multiplexación analógica Preparatorio Consulte los principios generales de multiplexación analógica, muestreo y retención. Obtenga las características de CD4066 (interruptor analógico) Diseñe un circuito de muestreo y retención para una señal de 1KHz y amplitud 5 VPP (tipo sinusoidal). Considere que la impedancia de carga es la entrada de un circuito de 600 ohm y la del generador 50 ohms. No obstante de la frecuencia de entrada, la frecuencia de muestreo será de 8KHz. Además, la señal de control de muestreo y retención utilizará el semi-ciclo en cero lógico para retención en tanto que el muestreo se realizará en el semiciclo de uno lógico. Presentar la simulación del circuito. Parte Practica Implementar el circuito correspondiente a la práctica Informe Describa de acuerdo a sus palabras un marco teórico de conceptos de multiplexacion . Describa las diferencias de muestreo y resolución Establezca un análisis de errores entre el valor practico y simulado.
© Copyright 2024